15810862528
欧普兰 ADC设计优化
报价: 面议
最小起订: 1
有效期至: 长期有效
发布时间: 2020-07-05 01:58
发布IP: 123.58.44.104
浏览次数: 110
手机号: 15810862528
电话: 010-88116820
详细信息


走线长度约1000um长度,IC设计中已是较长走线,将其等效为一段短接线很可能不合理,需要依据工作频率判断用哪种模型进行走线分析;

时钟频率6GHz,上升沿非常陡峭,在频域上,信号能量越来越集中在基频的奇次谐波频点(3、5、7、9…),我们在分析时尽量要考虑这些频点的信号质量,因为谐波信号质量的恶化会导致时钟上升沿不够陡峭,引起时钟同步混乱等问题。下面分析中我们关注到5次谐波,分析基频、3、5次谐波在走线上的传输状态。




(1)      

北京欧普兰长期和各个foundries有合作,对各种工艺都比较熟悉,IHP这种工艺,我公司能够正确解读其PDK信息,甚至在一些专业IC设计软件上能够正确转换为对应工艺文件,所以能保证在项目传输线分析时工艺信息可靠。

(2)      

LDE效应是指:终的版图加工尺寸和金属属性已和设计无关,取决于版图自身;不同金属层的这种效应也不相同;同一金属层会牵扯到方块电阻、走线宽度等和版图尺寸的依赖关系;而且各foundries的LDE效应不同。目前LDE对我们EDA设计带来很大挑战,在项目前期,准确的评估对应foundry的LDE效应,才能使我们的结合和实测结果更接近。

本次项目使用的工艺和反向芯片之前的工艺不同,因此存在LDE效应的差异,必须加以考虑。我司在和foundries长期合作过程中,已能获取它们各个工艺节点的LDE效应表,并进行转换调用。因此在合作过程中,LDE效应我司会帮虑进来,保证正确性。

(3)      

北京欧普兰能对高频时钟走线进行评估,如何用传输线模型进行分析;对于这种串接电阻的传输线匹配方案也有涉及,能够给出设计说明和项目验证指导;对于多端口网络有的建模经验,能够生成项目需要的频域和时域模型,方便项目进行设计后的模型选取。

(4)      

对于传输线中关注的设计方法,北京欧普兰会结合项目实际情况进行联合验证,输出指导报告,VCO RC提取,供项目后续参考;串联电阻对振铃问题、过冲问题的影响,会进行细致的设计分析和项目验证;对于厚金属走线方案,结合设计方法给出串联电阻调整方案。



从模拟、射频IC所需要的基础理论知识说起,一步一步说明如何进阶学习。基础的是高等数学,电路分析基础,模拟电路基础,数字电路,信号与系统,自动控制理论,高频电路基础,射频微波电路理论,无线通信原理,这些是电路方面需要具备的基础知识,其中模拟电路和射频电路需要深入学习,学校课程上的那点皮毛是完全不够用的,需要做到知其然也知其所以然,很多公式及理论的计算推导过程彻底吃透;射频电路的S参数、smith圆图、阻抗匹配、噪声系数、线性度、射频收发机结构等理论知识很关键,这个过程非常考验个人的学习能力;无线通信原理是做射频ic必须熟悉的系统方面的知识,射频ic绝大部分是用于通信领域的。然后需要学习的是半导体工艺相关的基础知识,包括半导体器件物理、半导体工艺技术及流程等微电子基础理论知识,因为模拟射频集成电路用到的晶体管、无源器件建模和半导体工艺关系紧密,射频电路实际设计中采用的增强隔离性及降低噪声耦合等的方法和工艺息息相关。







相关产品
相关普兰产品
新闻中心
产品分类
最新发布
站内搜索
 
联系方式
  • 地址:北京海淀区西四环北路160号玲珑天地A座727
  • 电话:010-88116820
  • 手机:15810862528
  • 联系人:刘总